У нас вы можете посмотреть бесплатно Последовательные схемы на ПЛИС! | 100 дней ПЛИС или скачать в максимальном доступном качестве, видео которое было загружено на ютуб. Для загрузки выберите вариант из формы ниже:
Если кнопки скачивания не
загрузились
НАЖМИТЕ ЗДЕСЬ или обновите страницу
Если возникают проблемы со скачиванием видео, пожалуйста напишите в поддержку по адресу внизу
страницы.
Спасибо за использование сервиса ClipSaver.ru
В этом видео мы начинаем наше путешествие в мир последовательностных схем и смотрим, как они реализованы на ПЛИС. Я начну с самых основ — тактовых входов, триггеров и объяснения того, почему последовательная логика ведёт себя именно так. Затем мы разработаем и реализуем все четыре основных триггера на ПЛИС: • D-триггер • JK-триггер • SR-триггер • T-триггер После их реализации я также покажу их тестирование на плате. В ходе этого вы поймёте, почему T-триггер некорректно переключается с помощью кнопок и светодиодов из-за дребезга контактов и очень высокой тактовой частоты ПЛИС. Я подробно объясняю концепцию, чтобы всё сразу стало понятно. Это закладывает основу для следующих видео, в которых мы подробнее рассмотрим деление тактовой частоты, устранение дребезга кнопок и более практические приёмы последовательностной логики. Этот эпизод знаменует собой наше официальное вступление в мир последовательных схем — и с этого момента мы будем шаг за шагом осваивать их на ПЛИС! Свяжитесь со мной на Linkedin: / saurav255 Свяжитесь со мной на X: https://x.com/Saurav_255 Ссылка на GitHub: https://github.com/saurav255/100-DAYS... Временные метки: 00:00 Введение 01:20 Концепция 06:10 Разработка D-триггера 11:45 Проверка на тестовом стенде 12:15 Генерация тактового сигнала 17:45 Проверка подробного отчёта об ошибках (файлы журнала) 19:40 Результаты моделирования 21:10 SR FF 23:10 JK FF 24:20 T FF 25:50 Добавление ограничений 27:25 Демонстрация ПЛИС TFF 28:50 Объяснение Аномалия 36:00 Демонстрация ПЛИС SR JK и D FF 39:30 Заключение #fpga #vlsi #vlsiprojects #sequentialcircuits #architecture #rtldesign #digitalelectronics #fpgaprojects #vlsiprojects #vivado #testbench #verification #hdl #digitaldesign